广东可易亚半导体科技有限公司

国家高新企业

cn en

应用领域

【运放分享】运算放大器输入阻抗-KIA MOS管

信息来源:本站 日期:2023-03-20 

分享到:

【运放分享】运算放大器输入阻抗-KIA MOS管


电压反馈(VFB)运算放大器输入阻抗

电压反馈(VFB)运算放大器通常具有差模和共模两种指定的输入阻抗。电流反馈(CFB)运算放大器通常在每个输入端将阻抗接地。


不同的模型可用于不同的电压反馈运算放大器,在缺少其它信息时,使用如下图1的模型通常比较安全。该模型中,偏置电流从无限阻抗电流源流入输入端。

运算放大器 输入阻抗


共模输入阻抗数据手册中的规格参数(Zcm+和Zcm–)是从任一输入至地(不是从两者至地)的 阻抗。差分输入阻抗(Zdiff)是指两个输入之间的阻抗。


这些阻抗通常是电阻性的,且阻值 较高(10^5 至10^12Ω),还有一些并联电容(通常为几pF,有时可高达20至25 pF)。大多数运算放 大器电路中,反相输入阻抗都通过负反馈降至极低值,起重要作用的只有Zcm+和Zdiff。


电流反馈(CFB)运算放大器输入阻抗

电流反馈运算放大器更加简单,如图2所示。同相输入阻抗Z+是电阻性的,通常还有一些 并联电容,且阻值较高(10^5至109^9Ω);Z–是电抗性的(L或C,具体取决于器件),但具有10 至100 Ω的阻性元件,根据类型不同而有所变化。

运算放大器 输入阻抗


运算放大器输入电容

在许多应用中,运算放大器的输入电容都不会造成问题。但是,当源阻抗较高时(如光电二极管前置放大器中),二极管电容会增大运算放大器输入电容,而且可能需要额外的反馈电容使运算放大器稳定。对高阻抗高频源而言,运算放大器的输入电容应远小于源电容。


FET运算放大器的输入电容会产生二阶效应,尤其是在用于同相模式时。输入共模电压会 调制电容,还可能导致失真。为了最大程度地降低该效应,应确保从每个运算放大器输入端获得的源阻抗(阻性与容性元件)相等。


应避免运算放大器反相输入端存在外部杂散电容,尤其是在高速应用中。反相输入周围区域应去除接地层,从而最大程度地减小PC板杂散电容,此外,该引脚的所有连接都应尽量短。


如上所述,反相输入电容会在运算放大器频率响应中形成一个额外极点,必须 增加反馈电容以起到稳定作用。反馈电容也可以降低总闭环带宽。


在反相模式中,电流反馈运算放大器对杂散电容不太敏感,因为反相输入阻抗开始时较低。但是,在同相模式中,CFB运算放大器反相输入的杂散电容会导致不稳定,应当注意避免。



联系方式:邹先生

联系电话:0755-83888366-8022

手机:18123972950

QQ:2880195519

联系地址:深圳市福田区金田路3037号金中环国际商务大厦2109


请搜微信公众号:“KIA半导体”或扫一扫下图“关注”官方微信公众号

请“关注”官方微信公众号:提供  MOS管  技术帮助

免责声明:本网站部分文章或图片来源其它出处,如有侵权,请联系删除。